"); //-->
下面的是ALTERA官方Quartus II 9.1版本handbook的目录,把他翻译为中文记录下,方便学习和查阅,有时间也可以挑些经典的部分进行翻译并发布在我的博客上。
Quartus II 9.1 Handbook
卷一:设计和综合
小节一:设计流程
章1:使用Quartus II软件来规划设计
章2:使用Quartus II渐进式编译方式来规划设计层次和基于团队的工程
章3:适合MAX+PLUS II用户的Quartus II设计流程
章4:Quartus II支持HardCopy系列设备
小节二:设计指导
章5:对Altera设备的推荐设计方法和Quartus II设计助手
章6:推荐的HDL代码编写风格
章7:使用Quartus II软件来管理亚稳态
章8:对渐进式编译方式和平面约束的最佳实践
小节三:综合
章9:Quartus II综合器
章10:支持Synopsys Synplify
章11:支持Mentor Graphics Precision Synthesis
章12:支持Mentor Graphics LeonardoSpectrum
章13:使用Quartus II网表查看器分析设计
卷二:设计实现和优化
小节一:脚本命令和约束
章1:约束编辑器(Assignment Editor)
章2:命令行(Command-Line Scripting)
章3:Tcl Scripting
章4:管理Quartus II工程
小节二:I0和PCB工具
章5:IO管理
章6:激励开关噪声(SSN)分析和优化
章7:使用第三方工具进行信号完整性分析
章8:Mentor Graphics PCB设计工具支持
章9:Cadence PCB设计工具支持
小节三:面积,时序和功耗优化
章10:面积和时序优化
章11:功耗优化
章12:分析和优化设计平面
章13:网表优化和物理综合
章14:设计空间管理器
小节四:工程改动管理
章15:使用Chip Planner管理工程改动
卷三:验证
小节一:仿真
章1:Quartus II仿真器
章2:使用EDA工具来进行设计仿真
章3:支持Mentor Graphics ModelSim
章4:支持Synopsys VCS和VCS MX
章5:支持Cadence NC-Sim
章6:支持Aldec Active-HDL
章7:使用第三方仿真工具来仿真Altera IP核
小节二:时序分析
章8:Quartus II TimeQuest时序分析器
章9:对使用Quartus II TimeQuest时序分析器的最佳实践
章10:让Quartus II软件切换到使用TimeQuest时序分析器
章11:Quartus II经典时序分析器
章12:支持Synopsys PrimeTime
小节三:功耗估计和分析
章13:PowerPlay功耗分析
小节四:在系统设计调试
章14:使用SignalProbe来快速进行设计调试
章15:使用SignalTap II嵌入式逻辑分析仪来进行设计调试
章16:使用片外逻辑分析仪来进行在系统调试
章17:在系统更新存储器和常量
章18:使用在系统源和Probes来进行设计调试
小节五:形式验证
章19:支持Cadence Encounter Conformal
小节六:设备编程
章20:Quartus II编程器
卷4:SOPC Builder
小节一:SOPC Builder特性
章1:介绍SOPC Builder
章2:Memory-Mapped接口的系统设备互连
章3:Streaming接口的系统设备互连
章4:SOPC Builder元件
章5:在Quartus II软件中使用SOPC Builder
章6:元件编辑器
章7:元件接口Tcl脚本参考
章8:归档的SOPC Builder项目
小节二:使用SOPC Builder建立系统
章9:SOPC Builder存储器子系统开发攻略
章10:SOPC Builder元件开发攻略
小节三:元件互连
章11:Avalon Memeory-Mapped桥
章12:Avalon Streaming接口元件
卷5:嵌入式外设
小节一:片外接口外设
章1:SDRAM控制器内核
章2:SompactFlash内核
章3:Common Flash接口控制器内核
章4:EPCS设备控制器内核
章5:JTAG UART内核
章6:UART内核
章7:SPI内核
章8:Optrex 16207 LCD控制器内核
章9:PIO内核
章10:Avalon-ST串行外设接口内核
章11:PCI Lite内核
章12:远程更新的Cyclone III控制器内核
小节二:片内存储外设
章13:Avalon-ST单时钟和双时钟FIFO内核
章14:片内FIFO存储器内核
章15:Avalon-ST多通道共享存储FIFO内核
小节三:传输和通信
章16:SPI从设备/JTAG到Avalon主设备传输桥内核
章17:Avalon Streaming通道复用器和解复用器内核
章18:Avalon-ST字节到数据包和数据包到字节转换器内核
章19:Avalon数据包到交易转换器内核
章20:Avalon-ST循环调度内核
小节四:外设
章21:Scatter-Gather DMA控制器内核
章22:DMA控制器内核
章23:视频同步信号发生器和像素转换器内核
章24:时钟发生器内核
章25:互斥内核
章26:邮箱内核
章27:向量中断控制器内核
小节五:测试和调试外设
章28:Avalon-ST JTAG接口内核
章29:系统ID内核
章30:性能计算器内核
章31:Avalon Streaming测试模式发生器和校验器内核
小节六:时钟控制外设
章32:PLL内核
引用地址:http://blog.163.com/spirit_link/blog/static/203210074201211014212786/
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。